MOS管開關(guān)電路圖(八款MOS管開關(guān)電路圖設(shè)計?)KIA MOS管
信息來源:本站 日期:2020-09-17
MOSFET管是FET的一種(另一種是JFET),可以被制造成增強型或耗盡型,P溝道或N溝道共4種類型,但實際應用的只有增強型的N溝道MOS管和增強型的P溝道MOS管,所以通常提到NMOS,或者PMOS指的就是這兩種。
至于為什么不使用耗盡型的MOS管,不建議刨根問底。
對于這兩種增強型MOS管,比較常用的是NMOS.原因是導通電阻小,且容易制造。所以開關(guān)電源和馬達驅(qū)動的應用中,一般都用NMOS.下面的介紹中,也多以NMOS為主。
MOS管的三個管腳之間有寄生電容存在,這不是我們需要的,而是由于制造工藝限制產(chǎn)生的。寄生電容的存在使得在設(shè)計或選擇驅(qū)動電路的時候要麻煩一些,但沒有辦法避免,后邊再詳細介紹。
在MOS管原理圖上可以看到,漏極和源極之間有一個寄生二極管。這個叫體二極管,在驅(qū)動感性負載(如馬達),這個二極管很重要??梢栽贛OS管關(guān)斷時為感性負載的電動勢提供擊穿通路從而避免MOS管被擊穿損壞。順便說一句,體二極管只在單個的MOS管中存在,在集成電路芯片內(nèi)部通常是沒有的。
導通的意思是作為開關(guān),相當于開關(guān)閉合。
NMOS的特性,Vgs大于一定的值就會導通,適合用于源極接地時的情況(低端驅(qū)動),只要柵極電壓達到4V或10V就可以了。
PMOS的特性,Vgs小于一定的值就會導通,適合用于源極接VCC時的情況(高端驅(qū)動)。但是,雖然PMOS可以很方便地用作高端驅(qū)動,但由于導通電阻大,價格貴,替換種類少等原因,在高端驅(qū)動中,通常還是使用NMOS.
不管是NMOS還是PMOS,導通后都有導通電阻存在,這樣電流就會在這個電阻上消耗能量,這部分消耗的能量叫做導通損耗。選擇導通電阻小的MOS管會減小導通損耗。現(xiàn)在的小功率MOS管導通電阻一般在幾十毫歐左右,幾毫歐的也有。
MOS在導通和截止的時候,一定不是在瞬間完成的。MOS兩端的電壓有一個下降的過程,流過的電流有一個上升的過程,在這段時間內(nèi),MOS管的損失是電壓和電流的乘積,叫做開關(guān)損失。通常開關(guān)損失比導通損失大得多,而且開關(guān)頻率越快,損失也越大。
導通瞬間電壓和電流的乘積很大,造成的損失也就很大??s短開關(guān)時間,可以減小每次導通時的損失;降低開關(guān)頻率,可以減小單位時間內(nèi)的開關(guān)次數(shù)。這兩種辦法都可以減小開關(guān)損失。
MOS管作為開關(guān)元件,同樣是工作在截止或?qū)▋煞N狀態(tài)。由于MOS管是電壓控制元件,所以主要由柵源電壓uGS決定其工作狀態(tài)。
工作特性如下:uGS《開啟電壓UT:MOS管工作在截止區(qū),漏源電流iDS基本為0,輸出電壓uDS≈UDD,MOS管處于“斷開”狀態(tài),其等效電路如下圖所示。
※ uGS》開啟電壓UT:MOS管工作在導通區(qū),漏源電流iDS=UDD/(RD+rDS)。其中,rDS為MOS管導通時的漏源電阻。輸出電壓UDS=UDD·rDS/(RD+rDS),如果rDS《RD,則uDS≈0V,MOS管處于“接通”狀態(tài),其等效電路如上圖(c)所示。
MOS管在導通與截止兩種狀態(tài)發(fā)生轉(zhuǎn)換時同樣存在過渡過程,但其動態(tài)特性主要取決于與電路有關(guān)的雜散電容充、放電所需的時間,而管子本身導通和截止時電荷積累和消散的時間是很小的。下圖 (a)和(b)分別給出了一個NMOS管組成的電路及其動態(tài)特性示意圖。
(NMOS管動態(tài)特性示意圖)
當輸入電壓ui由高變低,MOS管由導通狀態(tài)轉(zhuǎn)換為截止狀態(tài)時,電源UDD通過RD向雜散電容CL充電,充電時間常數(shù)τ1=RDCL.所以,輸出電壓uo要通過一定延時才由低電平變?yōu)楦唠娖?當輸入電壓ui由低變高,MOS管由截止狀態(tài)轉(zhuǎn)換為導通狀態(tài)時,雜散電容CL上的電荷通過rDS進行放電,其放電時間常數(shù)τ2≈rDSCL.可見,輸出電壓Uo也要經(jīng)過一定延時才能轉(zhuǎn)變成低電平。但因為rDS比RD小得多,所以,由截止到導通的轉(zhuǎn)換時間比由導通到截止的轉(zhuǎn)換時間要短。
由于MOS管導通時的漏源電阻rDS比晶體三極管的飽和電阻rCES要大得多,漏極外接電阻RD也比晶體管集電極電阻RC大,所以,MOS管的充、放電時間較長,使MOS管的開關(guān)速度比晶體三極管的開關(guān)速度低。不過,在CMOS電路中,由于充電電路和放電電路都是低阻電路,因此,其充、放電過程都比較快,從而使CMOS電路有較高的開關(guān)速度。
開關(guān)電路是指具有“接通”和“斷開”兩種狀態(tài)的電路。輸入、輸出信號具有兩種狀態(tài)的電路就是一種開關(guān)電路。邏輯門電路、雙穩(wěn)態(tài)觸發(fā)器也都是開關(guān)電路。 開關(guān)電路的原理是由開關(guān)管和PWM(Pulse Width ModulaTIoon)控制芯片構(gòu)成振蕩電路,產(chǎn)生高頻脈沖。將高壓整流濾波電路產(chǎn)生的高壓直流電變成高頻脈沖直流電,送到主變壓器降壓,變成低頻脈沖直流電。
圖中電池的正電通過開關(guān)S1接到場效應管Q1的2腳源極,由于Q1是一個P溝道管,它的1腳柵極通過R20電阻提供一個正電位電壓,所以不能通電,電壓不能繼續(xù)通過,3v穩(wěn)壓IC輸入腳得不到電壓所以就不能工作不開機!這時,如果我們按下SW1開機按鍵時,正電通過按鍵、R11、R23、D4加到三極管Q2的基極,三極管Q2的基極得到一個正電位,三極管導通(前面講到三極管的時候已經(jīng)講過),由于三極管的發(fā)射極直接接地,三極管Q2導通就相當于Q1的柵極直接接地,加在它上面的通過R20電阻的電壓就直接入了地,Q1的柵極就從高電位變?yōu)榈碗娢?,Q1導通電就從Q1同過加到3v穩(wěn)壓IC的輸入腳,3v穩(wěn)壓IC就是那個U1輸出3v的工作電壓vcc供給主控,主控通過復位清0,讀取固件程序檢測等一系列動作,輸處一個控制電壓到PWR_ON再通過R24、R13分壓送到Q2的基極,保持Q2一直處于導通狀態(tài),即使你松開開機鍵斷開Q1的基極電壓,這時候有主控送來的控制電壓保持著,Q2也就一直能夠處于導通狀態(tài),Q1就能源源不斷的給3v穩(wěn)壓IC提供工作電壓!SW1還同時通過R11、R30兩個電阻的分壓,給主控PLAYON腳送去時間長短、次數(shù)不同的控制信號,主控通過固件鑒別是播放、暫停、開機、關(guān)機而輸出不同的結(jié)果給相應的控制點,以達到不同的工作狀態(tài)!
下圖是兩種MOS管的典型應用:其中第一種NMOS管為高電平導通,低電平截斷,Drain端接后面電路的接地端;第二種為PMOS管典型開關(guān)電路,為高電平斷開,低電平導通,Drain端接后面電路的VCC端。
圖5 隔離驅(qū)動
為了滿足如圖5所示高端MOS管的驅(qū)動,經(jīng)常會采用變壓器驅(qū)動,有時為了滿足安全隔離也使用變壓器驅(qū)動。其中R1目的是抑制PCB板上寄生的電感與C1形成LC振蕩,C1的目的是隔開直流,通過交流,同時也能防止磁芯飽和。
圖7(a)為常用的小功率驅(qū)動電路,簡單可靠成本低。適用于不要求隔離的小功率開關(guān)設(shè)備。圖7(b)所示驅(qū)動電路開關(guān)速度很快,驅(qū)動能力強,為防止兩個MOSFET管直通,通常串接一個0.5~1Ω小電阻用于限流,該電路適用于不要求隔離的中功率開關(guān)設(shè)備。這兩種電路特點是結(jié)構(gòu)簡單。
功率MOSFET屬于電壓型控制器件,只要柵極和源極之間施加的電壓超過其閥值電壓就會導通。由于MOSFET存在結(jié)電容,關(guān)斷時其漏源兩端電壓的突然上升將會通過結(jié)電容在柵源兩端產(chǎn)生干擾電壓。常用的互補驅(qū)動電路的關(guān)斷回路阻抗小,關(guān)斷速度較快,但它不能提供負壓,故抗干擾性較差。為了提高電路的抗干擾性,可在此種驅(qū)動電路的基礎(chǔ)上增加一級有V1、V2、R組成的電路,產(chǎn)生一個負壓,電路原理圖如圖8所示。
當V1導通時,V2關(guān)斷,兩個MOSFET中的上管的柵、源極放電,下管的柵、源極充電,即上管關(guān)斷,下管導通,則被驅(qū)動的功率管關(guān)斷;反之V1關(guān)斷時,V2導通,上管導通,下管關(guān)斷,使驅(qū)動的管子導通。因為上下兩個管子的柵、源極通過不同的回路充放電,包含有V2的回路,由于V2會不斷退出飽和直至關(guān)斷,所以對于S1而言導通比關(guān)斷要慢,對于S2而言導通比關(guān)斷要快,所以兩管發(fā)熱程度也不完全一樣,S1比S2發(fā)熱嚴重。
該驅(qū)動電路的缺點是需要雙電源,且由于R的取值不能過大,否則會使V1深度飽和,影響關(guān)斷速度,所以R上會有一定的損耗。
電路原理如圖9(a)所示,N3為去磁繞組,S2為所驅(qū)動的功率管。R2為防止功率管柵極、源極端電壓振蕩的一個阻尼電阻。因不要求漏感較小,且從速度方面考慮,一般R2較小,故在分析中忽略不計。
其等效電路圖如圖9(b)所示脈沖不要求的副邊并聯(lián)一電阻R1,它做為正激變換器的假負載,用于消除關(guān)斷期間輸出電壓發(fā)生振蕩而誤導通。同時它還可以作為功率MOSFET關(guān)斷時的能量泄放回路。該驅(qū)動電路的導通速度主要與被驅(qū)動的S2柵極、源極等效輸入電容的大小、S1的驅(qū)動信號的速度以及S1所能提供的電流大小有關(guān)。由仿真及分析可知,占空比D越小、R1越大、L越大,磁化電流越小,U1值越小,關(guān)斷速度越慢。該電路具有以下優(yōu)點:①電路結(jié)構(gòu)簡單可靠,實現(xiàn)了隔離驅(qū)動。②只需單電源即可提供導通時的正、關(guān)斷時負壓。③占空比固定時,通過合理的參數(shù)設(shè)計,此驅(qū)動電路也具有較快的開關(guān)速度。
該電路存在的缺點:一是由于隔離變壓器副邊需要噎嗝假負載防振蕩,故電路損耗較大;二是當占空比變化時關(guān)斷速度變化較大。脈寬較窄時,由于是儲存的能量減少導致MOSFET柵極的關(guān)斷速度變慢。
如圖10所示,V1、V2為互補工作,電容C起隔離直流的作用,T1為高頻、高磁率的磁環(huán)或磁罐。
導通時隔離變壓器上的電壓為(1-D)Ui、關(guān)斷時為DUi,若主功率管S可靠導通電壓為12V,而隔離變壓器原副邊匝比N1/N2為12/[(1-D)Ui]。為保證導通期間GS電壓穩(wěn)定C值可稍取大些。該電路具有以下優(yōu)點:
①電路結(jié)構(gòu)簡單可靠,具有電氣隔離作用。當脈寬變化時,驅(qū)動的關(guān)斷能力不會隨著變化。
②該電路只需一個電源,即為單電源工作。隔直電容C的作用可以在關(guān)斷所驅(qū)動的管子時提供一個負壓,從而加速了功率管的關(guān)斷,且有較高的抗干擾能力。
但該電路存在的一個較大缺點是輸出電壓的幅值會隨著占空比的變化而變化。當D較小時,負向電壓小,該電路的抗干擾性變差,且正向電壓較高,應該注意使其幅值不超過MOSFET柵極的允許電壓。當D大于0.5時驅(qū)動電壓正向電壓小于其負向電壓,此時應該注意使其負電壓值不超過MOAFET柵極允許電壓。所以該電路比較適用于占空比固定或占空比變化范圍不大以及占空比小于0.5的場合。
電路構(gòu)成如圖11所示。其中UC3724用來產(chǎn)生高頻載波信號,載波頻率由電容CT和電阻RT決定。一般載波頻率小于600kHz,4腳和6腳兩端產(chǎn)生高頻調(diào)制波,經(jīng)高頻小磁環(huán)變壓器隔離后送到UC3725芯片7、8兩腳經(jīng)UC3725進行調(diào)制后得到驅(qū)動信號,UC3725內(nèi)部有一肖特基整流橋同時將7、8腳的高頻調(diào)制波整流成一直流電壓供驅(qū)動所需功率。一般來說載波頻率越高驅(qū)動延時越小,但太高抗干擾變差;隔離變壓器磁化電感越大磁化電流越小,UC3724發(fā)熱越少,但太大使匝數(shù)增多導致寄生參數(shù)影響變大,同樣會使抗干擾能力降低。
根據(jù)實驗數(shù)據(jù)得出:
對于開關(guān)頻率小于100kHz的信號一般取(400~500)kHz載波頻率較好,變壓器選用較高磁導如5K、7K等高頻環(huán)形磁芯,其原邊磁化電感小于約1毫亨左右為好。這種驅(qū)動電路僅適合于信號頻率小于100kHz的場合,因信號頻率相對載波頻率太高的話,相對延時太多,且所需驅(qū)動功率增大,UC3724和UC3725芯片發(fā)熱溫升較高,故100kHz以上開關(guān)頻率僅對較小極電容的MOSFET才可以。對于1kVA左右開關(guān)頻率小于100kHz的場合,它是一種良好的驅(qū)動電路。該電路具有以下特點:單電源工作,控制信號與驅(qū)動實現(xiàn)隔離,結(jié)構(gòu)簡單尺寸較小,尤其適用于占空比變化不確定或信號頻率也變化的場合。
第一種應用,由PMOS來進行電壓的選擇,當V8V存在時,此時電壓全部由V8V提供,將PMOS關(guān)閉,VBAT不提供電壓給VSIN,而當V8V為低時,VSIN由8V供電。注意R120的接地,該電阻能將柵極電壓穩(wěn)定地拉低,確保PMOS的正常開啟,這也是前文所描述的柵極高阻抗所帶來的狀態(tài)隱患。D9和D10的作用在于防止電壓的倒灌。D9可以省略。這里要注意到實際上該電路的DS接反,這樣由附生二極管導通導致了開關(guān)管的功能不能達到,實際應用要注意。
來看這個電路,控制信號PGC控制V4.2是否給P_GPRS供電。此電路中,源漏兩端沒有接反,R110與R113存在的意義在于R110控制柵極電流不至于過大,R113控制柵極的常態(tài),將R113上拉為高,截至PMOS,同時也可以看作是對控制信號的上拉,當MCU內(nèi)部管腳并沒有上拉時,即輸出為開漏時,并不能驅(qū)動PMOS關(guān)閉,此時,就需要外部電壓給予的上拉,所以電阻R113起到了兩個作用。R110可以更小,到100歐姆也可。